課程資訊
課程名稱
系統構裝電源完整度
Power Integrity for System-in-Packages 
開課學期
109-1 
授課對象
電機資訊學院  電機工程學研究所  
授課教師
吳瑞北 
課號
CommE5040 
課程識別碼
942 U0540 
班次
 
學分
3.0 
全/半年
半年 
必/選修
選修 
上課時間
星期三2,3,4(9:10~12:10) 
上課地點
電二104 
備註
總人數上限:40人 
Ceiba 課程網頁
http://ceiba.ntu.edu.tw/1091CommE5040_ 
課程簡介影片
 
核心能力關聯
核心能力與課程規劃關聯圖
課程大綱
為確保您我的權利,請尊重智慧財產權及不得非法影印
課程概述

系統構裝由多層多導體結構組成,由於數位系統發展使訊號傳輸已達數Giga bps甚至更高,其頻率成份已從涵括基頻到數GHz微波波段,因此系統構裝的電源分佈結構會面臨許多由於電磁效應產生的問題,需要建立適當的模型、分析與設計,以維持電源分佈的品質。課程將從理論與實際兩方面介紹同學各項觀念,含平行電板傳輸線理論、同步切換雜訊、巨模型化技術、目標阻抗設計及實例應用等。 

課程目標
系統構裝使用多層結構提供晶片電源,電源分佈會受到平板共振、以及平板與傳輸線耦合的切換雜訊等因素影響,造成電源完整度的問題。本課程將從電磁場的角度介紹上述問題的成因,並利用電路的理論進行模型的建立及模擬分析,最後且以實例介紹改良設計方法,使電源分佈網路的電源品質可以改善,以了解類比電路設計及整合系統構裝的電源及訊號設計,進而建立研發高速數位系統的基礎。 
課程要求
預修課程:電子學、電路學、電磁學、修過訊號完整度者尤佳
成績評量方式以期中考佔40%,期末報告佔40%,作業佔20%。 
預期每週課後學習時數
 
Office Hours
 
指定閱讀
M. Swaminathan and A. E. Engin, Power Integrity Modeling and Design for Semiconductors and Systems, Prentice Hall, 2008  
參考書目
相關IEEE期刊論文,課堂中另行提供。
K. S. Oh and X. Yuan, High-Speed Signaling: Jitter Modeling, Analysis, and Budgeting, Prentice Hall, 2011. 
評量方式
(僅供參考)
   
課程進度
週次
日期
單元主題
第1週
9/16  Introduction of Packaging 
第2週
9/23  Fundamental Issues of PI 
第3週
9/30  Basic Components of PDN 
第4週
10/7  Analysis and Measurement for PDN 
第5週
10/14  Discretization-Based Modeling for Planes 
第6週
10/21  Circuit-Based Modeling for Planes 
第7週
10/28  Multiple Plane Pairs Modeling 
第8週
11/4  Co-modeling of Transmission Lines and Planes 
第9週
11/11  Applications and Analysis of Co-models 
第10週
11/18  Rational Function Method and Macromodeling 
第11週
11/25  Simulation using Signal Flow Graphs 
第12週
12/2  Applications of PI Modeling 
第13週
12/9  PI Enhancement by DeCaps and EBG 
第14週
12/16  Industry Talk by Dr. CM Lin
“"Evangel to Power Delivery Network: Electrial-Performance Analyses for Power Integrity” 
第15週
12/23  EBG Extended Design 
第16週
12/30  PTL - SSN Reduction Coding 
第17週
1/6  PTL - New Design in Package 
第18週
1/13  Term Report